[12] براءة اختراع
 رقم قرار الموافقة على منح البراءة: 164994/2020

 تاريخ قرار الموافقة على منح البراءة: 30/مارس/2020
 [11] رقم البراءة: GC0010935

 [45] تاريخ النشر عن منح البراءة: 1/يونيو /2020              63/2020

 [51] التصنيف الدولي:

Int. Cl.: G06F 1/26, 13/00 (2006.01)

 [56] المراجع:

  -US 2006/236136 A1 (JONES DARREN M [US]) 19 October 2006
-US 2009/172434 A1 (KWA SEH w [US] ET AL) 2 July 2009
-US 2014/006824 A1 (MACIOCCO CHRISTIAN [US] ET AL) 2 January 2014

 الفاحص: م. غسان فيصل البحيران

 [21] رقم الطلب: GC 2015-29253
 [22] تاريخ تقديم الطلب: 20/4/2015
 [30] الأولوية:
[31] رقم الأولوية [32] تاريخ الأولوية [33] اسم الدولة
14/258,541
2014/4/22
أمريكا
 [72] المخترعون: 1- سوريش كومار فينكوماهانتي،2- بيتر جيني ساسوني،3- سانجاي بهاجاوان باتيل
 [73] مالك البراءة: 1- كوالكوم انكوربوريتد، 5775 مورهاوس درايف، كاليفورنيا 92121، سان دييجو، الولايات المتحدة الأمريكية،
 [74] الوكيل: ابو غزاله للملكية الفكرية (ش.م.م)

  [54] وحدات وضع قدرة أساسها الكمون للتحكم في أوضاع القدرة الخاصة بألباب المعالج، والطرق والأنظمة ذات الصلة
  [57] الملخص: يتعلق الاختراع الحالي بالكشف عن وحدات وضع قدرة أساسها الكمون للتحكم في أوضاع القدرة الخاصة بألباب المعالج، والطرق والأنظمة ذات الصلة. في جانب واحد، تتم تهيئة وحدات وضع القدرة لتقليل القدرة الواردة إلى لبّ المعالج عندما يحتوي لبّ المعالج على واحدة أو أكثر من التسلسلات في حالة تعليق ولا توجد تسلسلات في حالة نشطة. يمكن أن يكون مشغل لتعليمات جاري معالجتها بواسطة تسلسل عبارة عن بيانات في ذاكرة موضوعة خارج لبّ المعالج. إذا لم يتطلب لبّ المعالج هذا القدر من القدرة للتشغيل بينما ينتظر تسلسل طلب من خارج لبّ المعالج، حينئذ يمكن تقليل القدرة المستهلكة بواسطة لبّ المعالج أثناء الفترات الزمنية للانتظار. يمكن الحفاظ على القدرة في لبّ المعالج حتى عندما تتم معالجة التسلسلات إذا كانت التسلسلات التي تتم معالجتها فقط في حالة تعليق، ويمكن أن تقلل استهلاك القدرة الشاملة في لبّ المعالج وCPU المناظرة الخاصة به.

 عدد عناصر الحماية: 30     عدد الأشكال: 7

 


ملاحظة : يجوز لكل ذي مصلحة خلال ثلاثة أشهر من تاريخ نشر منح البراءة أن يعترض على هذا المنح أمام لجنة التظلمات بعد دفع رسوم التظلم المقررة.